Connect with us

Noticias

PCIe 6.0 ofrece velocidades de transferencia de 64 GT/s, ofrece el doble de velocidades de datos en comparación con PCIe 5.0

Published

blank

PCI-SIG, la organización responsable de los estándares PCIe en todo el mundo, anuncia oficialmente el lanzamiento de la especificación PCIe 6.0, con la capacidad de alcanzar 64 GT/s.

SIG-PCI lanza la especificación PCIe 6.0 para brindar un rendimiento excepcional a las aplicaciones de datos de alto procesamiento

Características de la especificación PCIe 6.0

Phison presenta el controlador SSD PCIe Gen 5.0 E26 de próxima generación, que ofrece velocidades superiores a 10 GB/s

  • Tasa de datos sin procesar de 64 GT/s y hasta 256 GB/s a través de la configuración x16
  • Modulación de amplitud de pulso con señalización de 4 niveles (PAM4) y aprovecha el PAM4 existente que ya está disponible en la industria
  • La corrección de errores de reenvío ligero (FEC) y la verificación de redundancia cíclica (CRC) mitigan el aumento de la tasa de errores de bit asociado con la señalización PAM4
  • La codificación basada en Flit (unidad de control de flujo) admite la modulación PAM4 y permite más del doble de la ganancia de ancho de banda
  • Diseño de paquete actualizado utilizado en modo Flit para proporcionar funcionalidad adicional y simplificar el procesamiento
  • Mantiene la compatibilidad con versiones anteriores de todas las generaciones anteriores de tecnología PCIe

Este nuevo avance en la tecnología PCIe permitirá duplicar la eficiencia energética y el ancho de banda de la especificación PCIe 5.0 anterior (que solo permitía hasta 32 GT/s), y aún así brindará niveles de latencia más bajos y una sobrecarga minimizada para el ancho de banda. PCIe ha sido el factor número uno en rendimiento y procesamiento de datos durante las últimas dos décadas.

PCI-SIG se complace en anunciar el lanzamiento de la especificación PCIe 6.0 menos de tres años después de la especificación PCIe 5.0. La tecnología PCIe 6.0 es la solución de interconexión rentable y escalable que continuará afectando los mercados de uso intensivo de datos como el centro de datos, inteligencia artificial/aprendizaje automático, HPC, automotriz, IoT y militar/aeroespacial, al mismo tiempo que protege las inversiones de la industria manteniendo al revés compatibilidad con todas las generaciones anteriores de tecnología PCIe.

— Al Yanes, presidente y presidente de PCI-SIG

La especificación PCIe 6.0 ofrecerá soporte para mercados de transferencia de datos intensivos, como centros de datos, IA y aprendizaje automático, HPC, automoción, IoT y aeroespacial militar. La nueva tecnología incluye servidores, AI/ML, redes y almacenamiento en mercados de uso intensivo de datos. PCIe 6.0 admite velocidades de datos de 64 GT/s y hasta 256 GB/s utilizando una configuración x16, lo que proporciona baja latencia, complejidad reducida y ancho de banda mínimo.

La nueva especificación introducirá señalización PAM4 (modulación de amplitud de pulso con 4 niveles), corrección de errores de reenvío (FEC) de baja latencia y codificación basada en Flit (unidad de control de flujo). Esto permite que la tecnología sea rentable y escalable. Las empresas podrán preparar sus productos para el futuro, ofreciendo a los consumidores tecnología de alto ancho de banda y baja latencia.

blank

PAM4, o modulación de amplitud de pulso con 4 niveles, es un formato de modulación de señal multinivel que se utiliza para transmitir datos. La tecnología NRZ anterior que se utilizó solo ofrecía dos niveles de señalización. Contiene dos bits de información comparables a la tecnología NRZ en un canal serial. El uso de PAM4 permitirá que la especificación PCIe 6.0 alcance una velocidad de datos de 64 GT/s y un ancho de banda bidireccional de hasta 256 GB/s a través de una configuración x16.

Intel publica las especificaciones completas de la serie 600 y los costos reales de sus placas base Z690 actuales

El modo Flit, o Unidad de control de flujo, es la unidad de intercambio de datos en la tecnología PCIe 6.0. La organización adoptó una estructura Flit de 256 bytes, incluidos los paquetes de capa de transacción (TLP) de tamaño variable y las cargas útiles de capa de enlace de datos (DLLP). Este fue un cambio importante debido al paso a la codificación PAM4 y la corrección de errores de reenvío, o FEC, que solo se enfoca en paquetes de datos de tamaño fijo.

Dado que se pronostica que el mercado de PCI Express SSD crecerá a una CAGR del 40 % a más de 800 exabytes para 2025, PCI-SIG continúa satisfaciendo las necesidades futuras de las aplicaciones de almacenamiento. Con la transición de la industria del almacenamiento a la tecnología PCIe 4.0 y a punto de introducir la tecnología PCIe 5.0, las empresas comenzarán a adoptar la tecnología PCIe 6.0 en sus hojas de ruta para preparar sus productos para el futuro y aprovechar el alto ancho de banda y la baja latencia que ofrece la tecnología PCI Express. .

— Greg Wong, fundador y analista principal, Forward Insights.

Existe una demanda creciente de un rendimiento cada vez mayor en muchos segmentos del centro de datos, como la informática de alto rendimiento y la IA. Dentro de tres a cinco años, el panorama de las aplicaciones se verá muy diferente y es probable que las empresas comiencen a actualizar sus hojas de ruta en consecuencia. El avance de un estándar establecido como la arquitectura PCIe 6.0 será de gran utilidad para la industria en el establecimiento de una infraestructura componible para casos de uso informático intensivo en rendimiento.

— Ashish Nadkarni, vicepresidente de grupo, Grupo de Sistemas, Plataformas y Tecnologías de Infraestructura, IDC

Para obtener más información sobre la tecnología PCI-SIG y PCIe 6.0, visite el sitio web de la organización PCI-SIG.

Fuente: PCI-SIG